본문 바로가기
728x90

고속pcb설계4

디커플링 캐패시터 설계 — PCB 전원 안정화 7가지 법칙 디커플링 캐패시터 설계 — PCB 전원 안정화 7가지 법칙안녕하세요, PCB 설계와 SMT 실무 데이터를 공유하는 도일랩스(Doil Labs)입니다.MCU나 FPGA 기반 보드를 설계하다 보면 전원은 정상인데 랜덤 리셋이나 노이즈 문제가 발생하는 경우가 있습니다.이때 대부분의 원인은 디커플링 캐패시터 설계입니다. 특히 고속 디지털 회로에서는 캐패시터 값보다 배치와 구조가 더 중요합니다.오늘은 실제 PCB 설계 현장에서 사용하는 디커플링 캐패시터 설계 7가지 법칙을 정리해 보겠습니다.목차1. IC 전원 핀 바로 옆에 배치2. 여러 용량의 캐패시터 사용3. 전원 루프 면적 최소화4. GND Plane 직접 연결5. 패키지 크기 선택 기준6. 전원 레일별 디커플링7. Bulk 캐패시터 추가 1. IC .. 2026. 3. 6.
디커플링 캐패시터 배치 — PCB 전원 안정화 설계 기준 디커플링 캐패시터 배치 — PCB 전원 안정화 설계 기준안녕하세요, PCB 설계와 SMT 실무 데이터를 공유하는 도일랩스(Doil Labs)입니다.고속 MCU나 FPGA 설계하다 보면 이런 경험 있으셨죠? 전원은 분명 안정적인데 노이즈가 생기고 오동작이 발생합니다. 이때 가장 먼저 점검해야 하는 것이 바로 디커플링 캐패시터(Decoupling Capacitor) 배치입니다. 오늘은 실제 PCB 설계에서 사용하는 전원 안정화용 캐패시터 배치 기준을 실무 관점에서 정리해 보겠습니다.목차1. 디커플링 캐패시터란 무엇인가2. 디커플링 vs 바이패스 캐패시터 차이3. PCB 설계에서의 기본 배치 원칙4. 왜 IC 근처에 배치해야 할까5. 권장 캐패시터 값 및 구성6. 현장에서 자주 발생하는 설계 실수 1... 2026. 3. 5.
PCB 임피던스 설계 — 고속 신호 PCB 설계 기준 PCB 임피던스 설계 — 고속 신호 PCB 설계 기준안녕하세요, PCB 설계와 SMT 실무 데이터를 공유하는 도일랩스(Doil Labs)입니다. 고속 신호 PCB를 설계하다 보면 이런 고민 한 번쯤 있으셨죠? “왜 같은 길이의 패턴인데 신호가 깨질까?” 그 원인의 상당수는 바로 PCB 임피던스(Controlled Impedance) 때문입니다. 오늘은 현장에서 실제로 사용하는 임피던스 설계 기준과 계산 원리를 정리해보겠습니다.목차1. PCB 임피던스란 무엇인가2. Microstrip vs Stripline 구조 비교3. 임피던스를 결정하는 주요 요소4. 고속 PCB에서 임피던스가 중요한 이유5. 임피던스 설계 실무 기준 데이터6. 설계 시 자주 발생하는 실수1. PCB 임피던스란 무엇인가PCB 임.. 2026. 3. 5.
클럭 신호 배선, 이렇게 해야 무결성이 잡힌다! ⏱️ 클럭 신호 배선, 이렇게 해야 무결성이 잡힌다! “클럭이 흔들린다” “노이즈가 난다” – 고속 회로나 디지털 설계에서 가장 많이 들리는 이슈 중 하나가 바로 클럭 신호 무결성입니다. 실제로 클럭 신호는 단일 배선인데도 회로 전체에 영향을 줄 만큼 민감하죠! 오늘은 클럭 신호를 PCB에서 어떻게 배선해야 신호 무결성을 유지할 수 있을지, 실무 경험과 기본 이론을 바탕으로 꿀팁을 정리해드릴게요 😊 📘 목차 1. 클럭 신호란? 2. 왜 클럭 배선이 민감할까요? 3. 클럭 신호 무결성 깨지는 원인 4. 클럭 배선 시 지켜야 할 5가지 규칙 5. 클럭 신호 레이아웃 실전 예시 6. 자주 묻는 클럭 신호 질문 1. .. 2025. 5. 28.
728x90