본문 바로가기
728x90

전원무결성4

디커플링 캐패시터 설계 — PCB 전원 안정화 7가지 법칙 디커플링 캐패시터 설계 — PCB 전원 안정화 7가지 법칙안녕하세요, PCB 설계와 SMT 실무 데이터를 공유하는 도일랩스(Doil Labs)입니다.MCU나 FPGA 기반 보드를 설계하다 보면 전원은 정상인데 랜덤 리셋이나 노이즈 문제가 발생하는 경우가 있습니다.이때 대부분의 원인은 디커플링 캐패시터 설계입니다. 특히 고속 디지털 회로에서는 캐패시터 값보다 배치와 구조가 더 중요합니다.오늘은 실제 PCB 설계 현장에서 사용하는 디커플링 캐패시터 설계 7가지 법칙을 정리해 보겠습니다.목차1. IC 전원 핀 바로 옆에 배치2. 여러 용량의 캐패시터 사용3. 전원 루프 면적 최소화4. GND Plane 직접 연결5. 패키지 크기 선택 기준6. 전원 레일별 디커플링7. Bulk 캐패시터 추가 1. IC .. 2026. 3. 6.
디커플링 캐패시터 배치 — PCB 전원 안정화 설계 기준 디커플링 캐패시터 배치 — PCB 전원 안정화 설계 기준안녕하세요, PCB 설계와 SMT 실무 데이터를 공유하는 도일랩스(Doil Labs)입니다.고속 MCU나 FPGA 설계하다 보면 이런 경험 있으셨죠? 전원은 분명 안정적인데 노이즈가 생기고 오동작이 발생합니다. 이때 가장 먼저 점검해야 하는 것이 바로 디커플링 캐패시터(Decoupling Capacitor) 배치입니다. 오늘은 실제 PCB 설계에서 사용하는 전원 안정화용 캐패시터 배치 기준을 실무 관점에서 정리해 보겠습니다.목차1. 디커플링 캐패시터란 무엇인가2. 디커플링 vs 바이패스 캐패시터 차이3. PCB 설계에서의 기본 배치 원칙4. 왜 IC 근처에 배치해야 할까5. 권장 캐패시터 값 및 구성6. 현장에서 자주 발생하는 설계 실수 1... 2026. 3. 5.
노이즈에 강한 PCB 레이아웃 전략 – 전자파(EMI) 차단 실무 기법 총정리 ⚡ 노이즈에 강한 PCB 레이아웃 전략 – 전자파(EMI) 차단 실무 기법 총정리 안녕하세요, 도일랩스 입니다 😊 PCB 설계하다가 “왜 내 보드만 통과를 못 하지…?” 하고 멍해진 경험, 한 번쯤 있으셨죠? 저도 수업에서 학생들 과제 보드 돌려볼 때, 오실로스코프 화면이 눈사람처럼 지글지글하면 마음이 덜컥 내려앉곤 했어요. 오늘 글은 전자공학 초보자도 이해할 수 있게, 그리고 실무자는 체크리스트처럼 바로 써먹을 수 있게, 노이즈(EMI/EMC)에 강한 PCB 레이아웃을 “왜 필요한가 → 뭐가 문제인가 → 어떻게 막는가” 순서로 정리했습니다. 마치 집 청소처럼요. 먼지가 어디서 들어오는지(원인) 알아야, 창문을 닫고(차단) 공기청.. 2026. 1. 8.
클럭이 왜 노이즈의 주범이 될까? ⏰ 클럭이 왜 노이즈의 주범이 될까? 전자회로의 비밀을 풀어보자!안녕하세요, PCB 어셈블리의 실무 노하우를 전하는 도일랩스 블로그입니다 😊오늘은 많은 분들이 궁금해하는, "왜 클럭이 회로 노이즈의 핵심 원인이 되는가?"에 대해 다뤄보려 해요. 클럭 신호는 전자회로의 심장처럼 움직이지만, 그만큼 노이즈의 진원지가 되기도 합니다.전자공학을 처음 접하신 분들도 이해할 수 있도록, 차근차근 설명드릴게요. 🛠️📚 목차클럭이란 무엇일까? ⌛왜 클럭이 노이즈의 중심이 되는 걸까? ⚡클럭 노이즈가 미치는 영향은? 🔍실무에서 경험하는 클럭 노이즈 사례들 🛠️클럭 노이즈 최소화를 위한 설계 팁 ✍️도일랩스에서 추천하는 클럭 관리 방법 📌1. 클럭이란 무엇일까? ⌛전자회로에서 클럭(clock)은 일종의 타이머 .. 2025. 5. 29.
728x90